推 goukiman:我講的50%也不是剛好 也沒有人會傻到說50%緊緊緊 03/18 16:53
→ goukiman:我記得中正有發一篇在ISSCC上可調DUTY CYCLE的電路 03/18 16:55
→ goukiman:你要不要去看看 49.99%那這樣算不算靠近50%了 03/18 16:56
恩~~~
看起來很接近了
但是實際上所謂的duty cycle accuracy
就是一個需要依應用、依電路決定的
舉例而言
前幾天上課
老師提到high speed adc
SNR = - 20log(ωε)
ε = error in duty cycle (單位是 sec)
那你要達到一個ENOB = 13bit的AD
SNR ~ 80
ωε ~ 10^(-4)
ε/T = 10^-4 好不好達到?
就是你這邊說的 49.99% <-> 50.00%
--
設計電路,必須看要用在哪裡
如果要實用~~~就必須解決問題
而非做出來之後再看能解決什麼問題
--
謝謝大家踴躍的發表意見
cpt
goukiman
謝謝你們兩位的討論
希望各位板友都能提供一己之長
讓Electronics板討論風氣更熱絡
謝謝大家
<(_ _)> 下台一鞠躬
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 220.135.83.97
推 goukiman:你可以做不需要DUTY CYCLE 50%的ADC阿 誰規定說一定要 03/18 17:29
→ goukiman:50% 才能做出13BIT的 如果架構要求太嚴苛 你應該想辦 03/18 17:30
→ goukiman:法去除那個嚴苛需求 也就是改架構 而不是賣力的去滿 03/18 17:31
→ goukiman:足那個要求 50%對ADC很重要嗎 根本不重要吧 03/18 17:31
推 goukiman:剛想到DAC了 SORRY 03/18 17:34