※ 引述《ycytw.bbs@ptt.cc (單身公害)》之銘言:
: ※ 引述《deathcustom (昏睡......)》之銘言:
: : 現在大多數的電路
: : 為了速度與面積的考量
: : 不會用Conventional Logic(這個名詞我應該沒記錯)
: : 用的是像Domino Logic, Pseudo NMOS Logic之類的
: : 或者其他的電路設計法
: : 這樣做的時候有個缺點
: : 就是output不會是很完美的 1 或 0
: : 因此我們會加上兩個inverter使最後的輸出接進完美的1,0
: : 大概是這樣
: : 可以去看一下VLSI課本關於電路的部分
: 嗯...剛剛就你所說的OUTPT不是完美的0和1
: 所以去找了DATASHEET來看
: 在VCC為4.5V,TA = 25°C時
: High Level Input Voltage Min.:3.15V
: Low Level Input Voltage Min.:1.35V
: 而輸出時,則變成
: High Level Output Voltage Min.:4.4V Typ.:4.5V
: Io為-20x10^-6A
: Low Level Output Voltage Min.:0.0V Typ.:0.1V
: Io為20x10^-6A
: 這應該就是在解釋把0和1的訊號變的更完美囉....
: 那這樣我大概了解了,謝謝~~~~
: 另外還有其他的用法嗎???
我想除了整波之外
一般CMOS電路出來的訊號都是"反向"的
可以看到standard cell裡面
比方說AND gate
就是由NAND + INV所組成
當然這是就標題"NOT閘的用途"來說啦
如果是原po文章所提的反向又反向的問題
除了整波之外,我也想不出為何要這樣做了XD
--
╭──── Origin:<不良牛牧場> bbs.badcow.com.tw (210.200.247.200)─────╮
│ ↘ Welcome to SimFarm BBS -- From : [140.115.71.162] │
╰◣◣◢ ◢◢《不良牛免費撥接→電話:40586000→帳號:zoo→密碼:zoo》 ◣◣◢ ─╯