作者ohya74921 (猴子)
站內Electronics
標題[問題] 數位電路
時間Sat Jul 28 23:55:52 2007
想問一下一些電子學裡面數位積體電
路設計的一些問題
當我們要以CMOS去產生一個邏輯電路
會有 Pull-up & Pull-donw network
兩個區塊。
我在看書上的 "元件尺寸設計" 這裡
卡住了,書上的設計目標寫說:
使CMOS閘電路在兩個方向(PUN & PDN)
中,均能提供相等的最小電流驅動能
力,亦即 Kp.eq = Kn.eq
此處的最小電流驅動能力是指
串聯的MOS均需ON
並聯的MOS一個ON即可
--
不知道是不是我理解力太差,卡在這
裡好久...
他的最小電流驅動"能力"是指輸入嗎?
有高手能點醒我嗎?XD
萬分感謝...
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 211.74.72.12
推 horsemelon:能力就是PUN跟PDN的電流 電流越大 能力越大 07/29 00:04
推 cpt:下一級的區塊對上一級來說就是負載, 所謂"驅動能力"就是指 07/29 00:07
→ cpt:對付載的充放電能力 07/29 00:09
推 ohya74921:哦~!上下電流相等的條件即 等效電阻相等,而Tri.區的電 07/29 00:19
→ ohya74921:阻只跟K有關,所以寫成Kn.eq=Kp.eq 是這樣嗎? 07/29 00:21