看板 Electronics 關於我們 聯絡資訊
Q: 電路是LDO.. 問題則是 跑TRANS跑到一半 錯誤訊息是 "internal time step too small in transient" 感覺是收斂的問題.. 不過我有試過.ic 也改過trans的時間看看 發現都沒辦法 跑到一半都會跳出錯誤. 能否請先進指導一下 感恩.. -- ______________________________ 十次車禍九次快,套句證嚴說的話 闖過紅燈, 只快五分鐘回家.. 闖不過, 要七天後才能回家.. -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 210.68.183.62
paullai:請加上 UIC 指令 10/27 11:46
paullai:就是寫成: .tran xx xx UIC 10/27 11:46
paullai:要不然加個加上 itl4=100 強迫它收斂 :P 10/27 11:47
paullai:要不然就檢查電路 或者在不影響設計的情況下 加幾個小電阻 10/27 11:48
paullai:或電容幫助它收斂 10/27 11:48
paullai:消極作法把暫態分析的取樣點取寬一點... 10/27 11:49
pinns:UIC也試過了.也把trans的寬度加寬.不過還是沒辦法.@@ 10/27 12:36
pinns:p大說的加電容電阻不影響電路的做法?是隨機在電路加上??? 10/27 12:38
pinns:那就是碰運氣的意思?還是說有啥麼特別的地方會使電路沒辦法 10/27 12:38
pinns:收斂,這點我在想想好了 感謝您的回答. 10/27 12:39
paullai:不是隨機,要看電路. 我所說的不影響是指特性上不影響... 10/27 12:40
paullai:(不太可能100%不影響) 10/27 12:41
pinns:OK了解..感謝.... 10/27 12:46
Williamette:.op itl4=100 itl2=10000 試試看 10/27 16:23
pinns:可否請問上述的用意是?? 10/27 18:36
pow:電路波來看一下吧 10/27 19:53
noko:取樣點要密一點,才會收斂,個人經驗 10/30 20:18
noko:原因可以找一下他的演算法跟原理,太多了,自己看看吧 10/30 20:18