→ Mauder:這是最直觀的方法 我覺得是正確的 不過VSG實際上會是VDD的 10/29 01:12
→ Mauder:函數 因為current source的channel length modulation使得 10/29 01:12
→ Mauder:VSG不是一個constant 仔細算的話要把這情況考慮進去 個人意 10/29 01:13
→ Mauder:見給你參考 10/29 01:13
→ Mauder:不過我有點搞混了 你的電路是SCP+diode connected load嗎? 10/29 01:19
推 obov:是不是diode connected沒差吧 正常bias那邊是diode connected 10/29 13:32
→ obov:PSRR就會接近1 10/29 13:32
推 obov:沒注意到樓上講SCP 我不知道SCP是什麼QQ 10/29 13:34
→ Mauder:SCP-source couple pair 我指的diode connected就是bias那 10/29 14:49
→ Mauder:邊 10/29 14:51
→ Mauder:因為我看到標題是differential pair 所以才問到SCP 10/29 14:53
→ stevegood:感謝兩位的回答 我指的就是一般的差動+active load 10/29 21:53
→ stevegood:應該跟MAU大講的相同吧 10/29 21:54