看板 Electronics 關於我們 聯絡資訊
想請教一下板上有經驗的前輩 我的2-stage fully-differential OP,有RC補償去除右半面zero 在open-loop,只有固定某個電壓在OP輸入端的情況下 利用iprobe跑了common-mode經過CMFB與OP的loop gain 得到的結果與預期的相去不遠,有約80度的phase margin 但是在跑transient的時候,如果有選"skip dc"這一項 輸出的common-mode以很奇怪的方式震盪 /∣ /∣ / ∣ / ∣ ∣ ╲ ∣ ╲ ∣ ╲∣ ╲ 不清楚是什麼原因所導致,而且輸出電壓是包含在我設定的操作點 而在我沒有選"skip dc"的時候,common-mode的電壓就穩定了 由於幾乎可以確定在正確的操作點下,common-mode不會震盪 所以不知道應該從哪一個角度 來解決這種一開始電路一開始在未知操作點下,產生未知震盪的問題 謝謝 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 140.112.48.152 ※ 編輯: jamtu 來自: 140.112.48.152 (03/28 19:58) ※ 編輯: jamtu 來自: 140.112.48.152 (03/28 20:01)
obov:dc converge的時候是不會告訴你會不會震盪 他只是找到一個 03/30 00:35
obov:數學上會收斂的點而已 03/30 00:35
obov:通常要看會不會震 最常用的first check就是power ramp 03/30 00:36
obov:另一方面2 stage op cmfb應該不太好搞才對 03/30 00:37
obov:有些架構實際上open loop會像3 stage 03/30 00:38
jamtu:對對 我現在用power-ramp會震 03/30 02:25
jamtu:但是我去sim CMFB的loop gain 已經讓他是很安全了 03/30 02:25
jamtu:我懷疑是因為loop-gain已經先假定在某個操作點了 03/30 02:26
jamtu:我現在整個CMFB的loop是讓他盡量頻寬無限寬 03/30 02:26
jamtu:後來把2-stage op的第二級改成一個理想的model就安全了 03/30 02:27
jamtu:感覺是卡在second stage的common-source組態 03/30 02:28
sneak: dc converge https://muxiv.com 08/13 19:24
sneak: 但是我去sim CMF https://daxiv.com 09/17 23:18