推 bbyan:沒記錯的話以前在書裡面是說等校增加L 但是我沒用過 XD 10/02 01:14
推 jamtu:他希望一個比較大的等效的L 10/02 03:18
推 greengoblin:有哪本書有提到這個用法嗎? 10/02 08:12
推 greengoblin:這樣得到的等效比較大的L是多少呢 10/02 08:18
推 Gocoba:建議先了解到底為什麼需要大L 說穿了也只是為了bias旁邊 10/02 08:46
→ Gocoba:cascode的MOS 把gate等同於n*L 在layout上提高matching 10/02 08:48
→ srandom:謝謝樓上, 我查到的大L是因為 電阻大 電流matching好 10/02 08:50
→ deathcustom:除非1. 為layout統一性;或2. 所需要的L太長了 10/02 08:50
→ deathcustom:要不然用多個MOS串連得到等效L的方案...... 10/02 08:51
→ srandom:Vth的變化較小~是想說為甚麼不用相同的L從頭做到尾就好呢? 10/02 08:51
→ srandom:謝death大, 是說得到的方案會很糟嗎 10/02 08:53
→ srandom:有哪些書有提到這種用法嗎? 查了matin和razavi都沒看過 10/02 08:53
→ jacobliu:感覺是因為low power所以用這種方式 10/02 10:55
推 Gocoba:原po真的知道為什麼要這樣bias嗎?想想看怎麼bias輸出才有 10/02 11:53
→ Gocoba:最大swing 這才是為什麼左邊會用大L的關鍵 1/n*(W/L) 10/02 11:54