※ 引述《c96036 (好勝者)》之銘言:
: 各位大大你們好:
: 因為我最近用疊接電流鏡方式來提高我的輸出阻抗
: 是為了讓他成為理想的電流源
: 但是我看網路關於輸出阻抗的說明,我還是搞不太清楚
: 為捨麼理想電流源,輸出阻抗要越大越好,對下一級電路有捨麼好處呢?
: 可以的話,請大大幫我說明一下 謝謝。
根據戴維寧,任何電流源可以看成一個理想電流源並聯一個電流源電阻
電流源電阻越高,則負載能得到的電流越接近理想電流源的電流
在電流鏡上來說,就是不管輸出電壓是多少,輸出的電流都要盡量相等
於是代表著電流鏡的輸出阻抗要越高越好
因為輸出阻抗定義為 dVo/dIo
如果是理想的電流鏡,則不管Vo怎麼變化,Io都沒變化,因此輸出阻抗無限大
這並不是"對下一級電路的好處"而是這樣的電流鏡在設計與使用上接近理想
"整體電路"的操作就會接近你的理想架構
--
※ 發信站: 批踢踢實業坊(ptt.cc)
◆ From: 210.59.205.19