→ poib:可行 會多了一個很遠的pole 加太大會影響穩定度 10/15 18:23
→ tjyee:請問p大,為何會產生pole呢?他沒有在vctrl路徑上,如果有po 10/15 19:42
→ tjyee:le得話樂怎麼估算他的值?謝謝! 10/15 19:42
推 jsp0520:我覺得pole的話應該還好,因為沒有在loop內,就是一個穩壓電 10/15 22:07
→ jsp0520:容,另外想請問一下cascode那顆PMOS是否接錯邊了? 10/15 22:08
→ jsp0520:另外可以在主要的current bench上加dummy switch 10/15 22:10
→ jsp0520:估算pole的話就是看delay cell的阻抗去並聯電流鏡的輸出阻 10/15 22:12
→ jsp0520:抗後乘上你掛的容值即可 10/15 22:12
→ tjyee:請問j大,您說的是哪顆pmos,還有加上大米switch的用意是?謝謝 10/15 22:31
→ tjyee:j大的估算電容方法! 10/15 22:31
→ tjyee:喔我知道哪顆了XD 10/15 22:33
→ tjyee:我畫錯!sorry! 10/15 22:34
推 parle:請問DELAY CELL上面那顆PMOS作用是?? 10/15 23:51
→ tjyee:我想要吸收開關的突波,不知道還有沒有其他方法,謝謝! 10/16 00:02
推 jsp0520:加dummy是盡量使current source看到的情況一樣 10/16 01:42
→ jsp0520:delay cell上的PMOS就是做一個wide-swing的電流鏡 10/16 01:42
→ jsp0520:畫錯的那顆PMOS W/L 約是 1/4~1/10 倍的電流源size 10/16 01:44
→ tjyee:j大我可以以私底下跟您討叫嗎?感嗯,我還有很多地方不是很 10/16 09:32
→ tjyee:懂,或者您那邊是否有相關paper,謝謝! 10/16 09:32
推 poib:加入電容目的在對delay cell的VDD做濾波 等同於在vctl與delay 10/16 11:09
→ poib:cell的VDD中間插入一LPF(pole)且這個pole是在loop裡面的 類似 10/16 11:10
→ poib:在二階的filter後面串接一組電阻電容 變成三階的filter 10/16 11:12
→ tjyee:p大的意思是,就在一般的lpf後面串顆電阻,在對地串顆電容 10/16 11:39
→ tjyee:的意思?那電阻值就是電容看到的全部阻值?謝謝! 10/16 11:39
→ Charlie5566:請教一下 你是不是靠切switch來改變電流源 來控制震 10/16 19:39
→ Charlie5566:盪頻率? 這樣的話 掛電容就是在Vctrl的路徑上 10/16 19:40
→ Charlie5566:這種應該就是supply-regulated VCO,任意增加電容值 10/16 19:41
→ Charlie5566:jitter會變好,但是你這時候應該是free running VCO(開 10/16 19:42
→ Charlie5566:迴路) , 等到接成PLL,如果pole太小,PLL會出問題(像上 10/16 19:42
→ Charlie5566:面大大講的) 10/16 19:42
→ tjyee:回C大,您講的沒錯!V2I控制delay cells的頻率,想請問小訊號 10/16 23:33
→ tjyee:模型該如何畫,我想要模擬穩定度,我有先畫了一個,不知道對 10/16 23:34
→ tjyee:不對 10/16 23:34
→ tjyee:原本框框外的Kvco電壓控電流源及1法拉電容是模擬VCO 10/16 23:36
→ tjyee:框框內的R_v2i電阻是vco的bias等效電阻,應該很大, 10/16 23:37
→ tjyee:接地的R_delay_cells是Delay_cells的等電阻,應該很小 10/16 23:37
→ tjyee:不知道這樣是否正確,感謝各位大大! 10/16 23:38
推 jsp0520:抱歉我看錯了,若switch是由vctrl控制,確實是像p大說的 10/17 00:55
→ jsp0520:電容造成的pole在loop內 10/17 00:55
→ tjyee:不好意思各位大大,我的switch是控制kvco,因為這種ring OSC 10/17 01:08
→ tjyee:似乎可以用切switch來控制Kvco大小,不像LC tank可以切頻帶 10/17 01:10
→ tjyee:但Kvco是一樣,我這種架構的vctrl是連接最上排的pmos的gate! 10/17 01:11
→ tjyee:那請教一下我畫的是正確的嗎XD 10/17 01:11