看板 comm_and_RF 關於我們 聯絡資訊
※ 引述《invalid (everlasting)》之銘言: : 平常都使用TSMC .18 1p6m(PDK 1.2)進行設計 : 並用hspice進行前期的電路模擬,calibre進行驗證 : 很煩的是PDK LVS吃的netlist都要經過修改 : 譬如說nmos在hspice中的model name是 "nch" : 為了要進行LVS,還要自己改成'N',或'N1' 如果你是用 PDK, PDK 裡有提供 schematic, 你要用他提供的對應 MOS schematic 圖來畫電路, 不能用 analogLib 裡面的 nmos4 和 pmos4 之類的咚咚, 自然產生 hspice netlist 時 device 名字就會與 SPICE model 相同。 : pex就更煩了 : 要把'N','N1'改回nch才能跑hspice 你可以去改 Calibre 的 command file, 像 DEVICE MN(N_12_HSL130E) RBNGAT PLY_C NSD_C NSD_C PSUB <DIFF> ^^^^^^^^^^^^這個就是 PEX 產生的 device name, 把他改成與 SPICE model 相同就好了。 : 要先在rule中設定'UNIT CAPACITANCE fF' : 抓出來的parasitic大小才會對 : 不過這樣設之後,原本電路中非parasitic的電容就小了e-15倍@@... : 變成要改的很爽... 這個問題說不定是你自己本身的問題。 資訊太少無法瞭解。 -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 140.113.212.9
obov:這種東西凹layout工程師做吧@@? 69.231.55.135 09/12 22:28