推 apiggy0204:香腸XD 01/18 17:50
※ 本文是否可提供臺大同學轉作其他非營利用途?(須保留原作者 ID)
(是/否/其他條件):
是
哪一學年度修課:
97學年度上學期
ψ 授課教師 (若為多人合授請寫開課教師,以方便收錄)
李君浩教授
δ 課程大概內容
電機系的必修,統一教學。內容是電路與邏輯閘的一些基本知識,
以及如何構造電路。
Ω 私心推薦指數(以五分計) ★★★★★
五分
η 上課用書(影印講義或是指定教科書)
Fundamentals of Logic Design Charles H.Roth, Jr.
μ 上課方式(投影片、團體討論、老師教學風格)
每個教授好像都有自己的投影片。教授上課很幽默,常常會舉一些
好記的例子。開學的時候教授會定進度表,每堂課開始時會講解今天要
教的進度,但是進度通常很快就教完了,所以教授鼓勵大家有問題就盡
量問,考試之前也有重點整理。
σ 評分方式(給分甜嗎?是紮實分?)
Hw :17%
Quiz 1 : 4%
Midtern :35%
Quiz 2 : 7%
Final :35%
Participation: 2%
by 課程資訊網頁
沒有甜不甜的問題,因為作業跟考試都統一考,有標準答案,調分
(如果有)應該也是統一調分。
ρ 考題型式、作業方式
考試前在課程網頁上會提供考古題,形式都差不多,像是邏輯化簡
,電路與邏輯閘等等。作業要按時間交,助教會在上課前來收。有一次
Verilog 上機練習。
ω 其它(是否注重出席率?如果為外系選修,需先有什麼基礎較好嗎?老師個性?
加簽習慣?嚴禁遲到等…)
教授從不點名,因為是統一教學,所以換班聽應該也沒關係。這門
課基本上不需要基礎,但是內容不會很輕鬆(對我而言,其他強者就不
知),所以外系想修可能要考慮一下。教授會詢問加簽的理由,然後有
些會簽,應該不是無限加簽(應該是簽有正當理由者,因為這門課理論
上會保證分發上)。
Ψ 總結
教授人很好,教得也很清楚,無論是想學好交電或是純想pass這門
課都很推薦。
※ 編輯: rm2slg 來自: 140.112.239.51 (01/18 11:38)