> ==>發信人: Master.bbs@bbs.sayya.org (可愛的ASM), 信區: programming
> ※ 引述《tester.bbs@bbs.csie.ncu.edu.tw (try or test)》之銘言:
> > > 沒事去割PCB的線?要訓練也不是這樣訓練法。
> > > 電路圖有錯誤應找原廠。通常是設計完電路圖轉PCB,所以電路圖有問題
> > > ,PCB跟著有問題機率比較大。很少看過PCB對的,電路圖錯的。
> > 顯然是個沒開發過這類產品的人.
> > 電路圖, PCB Layout 都會出錯, 錯了還是要做事的, 外部電路當然是割線
> > 拉線上陣啦.
> 哈!現在電路設計幾乎都倚靠EDA軟體,電路設計完畢-->檔案交給Layout工程師
> 完成佈線轉成電路檔--->交給PCB廠生產。
> PCB有錯電路圖不會錯也是滿奇怪的事情。
> 若電路發生問題--->丟回修改--->流程再跑一次。電路修改重做也比損失顧客划
> 算,顯然你是個沒開發過這類產品的人,連這種觀念都沒有。
> 割線、拉線?最好你的顧客可以接受這種事情。 Orz
最終產品才不會是有割線跳線的. 做 IC 設計的能這樣來回折騰, 難怪會缺人.
R&D 部門若碰上問題, 是要能克服困難, 縮短時程解決問題的.
無法解決問題, 就會像只會指揮小兵累死, 延誤軍機無法臨陣當先的軍人.
--
◎ Origin: 中央松濤站□bbs.csie.ncu.edu.tw From: 140.115.6.234