精華區beta comm_and_RF 關於我們 聯絡資訊
諸位大大你們好 <(_ _)> 小弟是潛水已久的版眾之一 長久以來一直被一個問題困擾 百思不得其解 因此想請問各位大大 小弟在ISSCC2006 17-7"A low-power 2.4GHz CMOS receiver front-end using BAW resonators"裡第二段看到一句話 "Using high-Q filters with good selectivity and low insertion loss in fron of a receive relaxes the overall linearity requierments and thus , the power consumption." 個人一直搞不清楚 為什麼high-Q filter可以讓線性度的需求降低? 或許lower power consumption 可以理解 但是線性度....? 個人並不是EE出身 靠著自修 旁聽 跟修一點點課來充實自己 如果問的問題沒有sense 還請各位見諒 <(_ _)> -- ※ 發信站: 批踢踢實業坊(ptt.cc) ◆ From: 140.112.39.53
ONITSUKA:hight Q意謂narrow bandwidth..narrow bandwidth意謂可以 04/16 21:55
ONITSUKA:砍除干擾信號..使filter後的電路IIP3 requirement降低.. 04/16 21:57
ONITSUKA:IIP3定義就是若欲得信號旁具兩干擾源經電路三階非線性後. 04/16 22:01
ONITSUKA:會在主信號頻寬內產生IM3..所以當信號旁干擾源降低.. 04/16 22:03
ONITSUKA:電路所需的IIP3也會降低 04/16 22:05
jyhbna:原來對到BW.答案就出來了 我針對High Q也想不到答案 04/17 01:18