推 cebelas: 你把訊號相位走一遍就知道了 02/02 23:07
請教LDO穩定度模擬的問題
Tran. Circuits and Systems II vol. 45, no. 6, June 1998
中提到LDO的ac analysis
是把電阻分壓點與error amplifier(EA)連接斷開
由EA的正端輸入ac=1
(即Vref端,這邊我覺得有點奇怪,整個回授為負回授的前提之下
Vref不是該接EA的負端、Vfb接正端才會是一圈負回授?)
再於Vfb量測open-loop response
問題:
1) 請問這樣的模擬設置是否為圖(2)所示? 其中DC 1.20012345取閉迴路穩態時Vfb電壓
(譬如負載1mA時Vfb=1.20000456
100mA時Vfb=1.20000123
因此我要模擬1mA與100mA時的open-loop response就要各自使用對應的Vfb值
2) 這樣的設置是否等效為圖(1)的設置?
3) 這樣從EA正端輸入ac訊號,量測訊號跑一圈loop的響應
可以用圖(3)的方式 使用Spectre的stability analysis模擬嗎?
http://i.imgur.com/mv5Rwub.jpg
謝謝大家!
--
※ 發信站: 批踢踢實業坊(ptt.cc),
※ 文章網址: http://www.ptt.cc/bbs/Electronics/M.1405674206.A.315.html
※ 編輯: ericbao (223.143.246.249), 07/18/2014 17:15:19