作者JFAVA (JFAVA)
看板Electronics
標題[問題] DRC PP.EN.1 & RO.R.8
時間Thu Sep 4 12:30:17 2014
各位午安, 小弟做Layout上DRC有些問題想請教各位先進
使用的是T90。
首先這是整體Layout圖:
http://ppt.cc/QdyM
PP.EN.1: 說明
http://ppt.cc/KK8L
high light圖
http://ppt.cc/TKFF
因為我要畫的Layout圖會有大量的這種cell會併排在一起
所以我把in & out put都用poly拉出來外面這樣會減少滿多繞線麻煩
之前用T18畫就沒有這些問題出現Orz
PO.R.8: 說明
http://ppt.cc/lftv
high light圖
http://ppt.cc/JvKP
這個就不知道從何解起, 它會high light在每顆P&N MOS的Gate裡面
還請有經驗的先進們指點一下, 十份感謝!
--
※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 140.117.176.236
※ 文章網址: http://www.ptt.cc/bbs/Electronics/M.1409805020.A.25E.html
※ 編輯: JFAVA (140.117.176.236), 09/04/2014 12:34:05
→ michael6172: 你可以先K完 design rule 09/04 22:47
→ JFAVA: 不好意思...我有去看過 不過實在看不太懂意思orz 09/05 00:45
→ yafk: PP.EN.1是你poly要有PP包它的外圍超過0.2 09/05 11:58
→ yafk: PO.R.8,你這個只是subckt吧,whole chip再解就好 09/05 11:59