看板 Electronics 關於我們 聯絡資訊
大家好 小弟目前在做的電路 需要用到PFM的方法去調整頻率 來增加效率~ 而看了一些碩論 不外乎就是比較器+多個DFF串聯這樣 目前應該prefer做dynamic comparator 也就是clk based的比較器 想請問一般在設計這類比較器 需要注意那些點? 需不需要注意noise的問題 一般會注意noise應該都是analog的comparator才會去注意的? 另外假設要比較到非常低的電壓 (如0.3V~0.5V) 或許Vin輸入端的NMOS需要用到low Vth才能正常的work? 小弟第一次接觸dynamic comparator 希望版友能指點一下 -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 59.105.106.152 ※ 文章網址: http://www.ptt.cc/bbs/Electronics/M.1411315717.A.0F3.html
Baneling: 低壓的話可能要看你用哪種製程還有輸入訊號的特性 09/22 01:22
Baneling: dynamic comparator的其他考量可以爬爬文 09/22 01:22
Goodgybank: 製程目前還不確定 以前lab有做過90的 09/22 09:27
Goodgybank: 還是65的 他是用lowVth去解決 09/22 09:30
Goodgybank: 而輸入訊號就是我的Vout跟Vref去比較 09/22 09:31
Goodgybank: 目前Vref傾向外灌 09/22 09:32