推 vaakaa: 因為好險特性阻抗和DC值相比飄的不太厲害 將就用還沒出事 06/22 07:24
推 gn01216674: 因為1G和5G時阻抗差不多吧?怎麼會說阻抗不一樣呢@@? 06/22 19:18
→ sca133: 阻抗匹配是輸入前後部件的總阻抗吧?只要連接點無損失就好? 06/22 19:50
→ sca133: 而且頻率改變阻抗會變幾乎都指電感元件吧 請高手解說 06/22 19:53
推 a22326284: Zin=ZL(阻抗形式應該是a+jb吧)頻率↑ 阻抗還是相同吧? 06/22 23:17
→ a22326284: 相同指的是兩邊的阻抗 ((是這樣嗎@@? 06/22 23:18
推 gn01216674: 板廠給的是傳輸線阻抗Z0,如果線是均勻的,那Z0就差 06/23 06:48
→ gn01216674: 不了多少,如果你是說ZL不匹配造成ZIN不同,那不是板 06/23 06:48
→ gn01216674: 廠的事。 06/23 06:48
推 gn01216674: 那如果你指的阻抗Z0不同是考慮fr4編織,材料,銅表面 06/23 06:52
→ gn01216674: 粗糙...等在好幾十GHz造成的些微差異,那就另當別論嚕 06/23 06:52
→ vaakaa: 廣義上,走線上任取一點都有Z(往前)=Z*(往後),才能稱作 06/23 14:40
→ vaakaa: 阻抗匹配,若是單純一條走線情況會簡化如7F所言 06/23 14:41
→ vaakaa: 另外,5f應無法斷言ZL=a+jb是會不會隨頻率變化. 06/23 14:44
推 vaakaa: 除非能掌握其對應等效電路. 06/23 14:46
→ mmonkeyboyy: 因為低頻沒啥事啊 06/25 01:38
推 yudofu: 因為板廠的模擬本來就只模擬低頻(結束) 06/25 12:04
→ wahaha99: 感謝各位回覆 06/26 18:10
推 p013080: 用POLAR去算的話,我記得有頻率 vs 阻抗的圖表可以看 06/26 21:33
推 yudofu: 除非你有你要用的PCB所有介電材不同頻率的Er值然後特地去 06/26 22:07
→ yudofu: 算,問題是高低頻的Er值相差就不會很多,第二、一般的計算 06/26 22:08
→ yudofu: 在30M以下就沒甚麼好計較、30M以上如果是單端==>DDR之類的 06/26 22:09
→ yudofu: 按照layout guide tune、差動的更沒有差。 06/26 22:09