看板 Electronics 關於我們 聯絡資訊
各位大大好 小弟因為工作上的需求,需要用 verilog-A 在時域上模擬 VCO 的抖動行為 而在抖動的部分,主要想要針對 VCO Phase noise 所造成的RJ進行建模,Spur 所造成的 DJ 就先暫不處理,目前已經可以將 1/f^2 的行為在時域上模擬出來 ,並用時域的波形 extract phase 的 PSD,驗證其有 1/f^2 的行為,但是 1/f^3 的部分一直想不到有什麼好方法可以做出來,想請教是否有經驗的大大可以分享 一下做法。 十分感謝!! -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 140.115.73.211 ※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1462180735.A.12D.html
obov: 估狗看看 我記得我N年前拿過路人大師寫好的 05/02 23:00
jamtu: 推 google 05/04 21:45