看板 Electronics 關於我們 聯絡資訊
大家好 如果設計一個single stage 條件為如標題 那我該給的vgs ,w/L,vdd,RD,Id 該如何決定 我知道之間有trade off的問題 但如果當條件只要求如標題再加上output swing>1.2 用的是cic018製程 我讓vgs =0.6 剛好略大於我的vth 可以讓我的功率輸出最小 同時也鎖定了VDD, 因為我的swing=VDD~vov 問題來了 我該如何調動我的w/L 如果W/L很小 勢必我的RD要很大 如果W/L很大 勢必我的RD會很小 才滿足gain能大於5(AV=|gmxRD|) 看了書上說大RD會造成很多效應 那又要縮成多小的RD才為恰當呢?(ex 1 k ,5k) -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 36.224.42.21 ※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1477329133.A.3B8.html
warte3432: 這題目好像是作業? 不會是AIC吧10/25 10:19
warte3432: 如果把RD加大 會造成Vds被壓縮 如果壓太多會讓工作點10/25 10:20
warte3432: 飄掉10/25 10:20
那是當我的id 跟VDD固定我的工作點才會漂掉對不對。那如果我又可以靠W/L還調整我的i d 跟VDD來調整工作點位 。那我又該如何設計呢。對這是作業哈哈 不過我沒有想問答案 只想釐清一些觀念 ※ 編輯: shawn07023 (36.224.42.21), 10/25/2016 11:14:33
zadarler: 如果是我會調小電阻 增加電流 一樣可以增加 gain 跟 swi 10/27 23:27
zadarler: ng 至於增加電流方式看你要增加vga還是用面積換 如果是 10/27 23:27
zadarler: 我會增加vgs 這樣頻寬會比較大 10/27 23:27
zadarler: 錯字修正 不是vga是vgs 10/27 23:28