看板 Electronics 關於我們 聯絡資訊
各位前輩好: 目前設計了一個design, compile完的cell area約為0.05mm^2,此時已經是gate-level電路。 在下一行打入compile -scan後 cell area會跑到0.9mm^2 雖然timing跟test coverage有達到,但這面積是正常的嗎? 請問該如何解決面積的問題 感謝 -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 1.172.228.238 ※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1483365642.A.3FB.html ※ 編輯: hsucheng (1.172.228.238), 01/02/2017 22:02:13
ilovepachaya: 做完scan insertion後 再做一次inc compile. 最後再 01/03 12:31
ilovepachaya: 用optimiza netlist 01/03 12:31
請問scan insertion指的是compile -scan還是insert_dft呢? 我讀取compile -scan完後的gate-level檔,再做compile -inc 面積有縮但是還是快900k, 另外optimize netlist是指什麼呢? 感謝回答 ※ 編輯: hsucheng (163.18.57.175), 01/03/2017 15:49:53
mmonkeyboyy: 這很正常 因為你只叫它做東西沒有整理它 01/03 20:29
ilovepachaya: optimize_netlist 這個指令 01/03 20:51
ilovepachaya: 樓上已經把正解說出來了。 01/03 20:52
ilovepachaya: 理想上compile -scan面積就會變大。你的電路是不是F 01/03 20:53
ilovepachaya: F比例高,有疑慮可以dump hier去觀察什麼變大 01/03 20:53