推 cebelas: 1. 可以, 你可以用dcr current sense, or 直接串電阻, ha12/22 12:59
→ cebelas: ll sensor 之類的12/22 12:59
推 cebelas: 2, 看modulation是怎麼決定的, For example: Current Mo12/22 13:02
→ cebelas: de COT(CMCOT), duty cycle on由Inductor sense回來的va12/22 13:02
→ cebelas: lley跟error amp outputintersect決定, duty cycle off12/22 13:02
→ cebelas: 由on time generator決定12/22 13:02
謝謝大大 那想再問一下
就觀念上來說電流控制模式控制的是電桿還是Power Mos的電流?
畢竟照大大的說法兩個好像都對(?)
※ 編輯: dinex (223.136.214.220 臺灣), 12/22/2019 19:47:57
推 cebelas: 一般傳統的電流模式指的是控制電感電流, 只是剛好peak cu12/22 20:57
→ cebelas: rrent mode的modulation是電感電流峰值跟error amp outpu12/22 20:57
→ cebelas: t去頂決定duty off,所以可以抓buck的上橋電流, 如果是CMC12/22 20:57
→ cebelas: OT or valley current mode control 甚至average current12/22 20:57
→ cebelas: mode就不同了12/22 20:57
謝謝大大 那第二題如果都是指傳統架構
能用probe哪點來判斷嗎?
剛發現Voltage Mode也能在comparator後加一個latch
但comparator輸出1時pulse寬度跟電流控制的不一樣對吧(?)
※ 編輯: dinex (112.104.139.142 臺灣), 12/23/2019 00:18:09
推 cebelas: 穩態來說Vin Vo固定, duty會一樣 from steady state anal12/23 09:08
→ cebelas: ysis, 看到略為不同是因為power stage parasitic 以及dea 12/23 09:08
→ cebelas: d time body diode conduct的能量損耗 12/23 09:08
→ cebelas: 跟你說的latch相關性不高 12/23 09:09
推 cebelas: 比較器輸出跟duty 不一定是一樣的 看怎麼做 建議直接看du 12/23 11:06
→ cebelas: ty的動態響應 比較器 那是底層實現的問題 12/23 11:06
※ 編輯: dinex (114.136.223.208 臺灣), 12/23/2019 14:16:14