看板 Electronics 關於我們 聯絡資訊
想請問各位前輩 小弟現在在跑/16~64的除頻器的phase noise 一般來說400M除40的話,beat frequency 就設10M 可是因為除數很多,再加上有一些glitch 在電路裡 所以10M可能就不是最大公因數,跑pss沒辦法收斂 目前試過: 去點邏輯電路每個端點,找頻率最大公因數 改大maxperiods 用1M當beat frequency method改成trap, gear2 皆失敗 希望有前輩可以解答,謝謝 ----- Sent from JPTT on my Google Pixel 4a (5G). -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 110.26.229.239 (臺灣) ※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1647515898.A.723.html
spitonface: Harmonic number設大一點? 03/18 01:04
twilight1: shooting 或 harmonic balance都試試 03/19 02:20
zadarler: 我之前也遇過比較奇怪的收斂問題是 negative prob 要選g 03/20 15:07
zadarler: nd! 才會收斂 選vss 反而無法收斂 03/20 15:07
zadarler: vss 是我用vdc 給dc=0 自己命名的 03/20 15:08