看板 Electronics 關於我們 聯絡資訊
各位前輩大家好: 小弟目前想要設計一顆低電壓op 現在在讀相關的設計資料, 在Allen大師所著的CMOS Analog Circuit Design中的第七章後面, 有提到一個VDD可以低於2VT的放大器(如圖 https://i.imgur.com/m8oDI5z.jpg 我的理解是M1到M9是一個折疊的放大器, 恢復成未折疊的電路圖我畫出來是這樣 https://i.imgur.com/XhaCvJw.jpg 增益我計算是約-gm1*ro9, ( 0719編輯:抱歉圖中的ROUT少並聯了一個ro7+(1+gm7ro7)ro2),不過一樣因為很大所 以忽略) 可是我看後面範例7.6-1是寫說gm1*(ro7||ro9) 我的理解是我算Rout 時是ro9會去並聯gm7ro7ro2, 因為gm7ro7ro2很大, 所以並聯直接省略, 請問我哪裡搞錯了呢? 第二個問題是放大器第一級之後的部分, 我知道M13與M14當作classA的輸出級, 可是不太懂M10,R1,M11,M12在這裡的意義為何, 本來以為是要做在第四章有提到的自我偏壓型的高振幅串接式的電流源, 可是畫出來好像也不太一樣, 感覺少一顆mos https://i.imgur.com/gohW3cD.jpg https://i.imgur.com/YbYDt9D.jpg 想請各位前輩們可以幫小弟指點迷津 第三個問題是趁機想要問一下folded的op的好處, 我的認知是對cascode而言做folded可以增加output swing, 但是今天不是cascode的時候那為何要做folded呢? 手機排版造成閱讀不便請見諒 謝謝大家 -- ※ 發信站: 批踢踢實業坊(ptt.cc), 來自: 101.9.117.128 (臺灣) ※ 文章網址: https://www.ptt.cc/bbs/Electronics/M.1658137173.A.0B6.html ※ 編輯: darksoul8507 (101.9.117.128 臺灣), 07/18/2022 17:55:11
blacktea5: 1 精算和你一樣 2 m11 m12 r 對應 3 4 r 3 output swin07/19 00:01
blacktea5: g head room07/19 00:01
darksoul8507: 感謝blacktea5前輩,但是關於問題2本來有4顆mos,可07/19 09:16
darksoul8507: 是我看到op內的只有三顆(M11,M12,M13),想請問原因07/19 09:16
darksoul8507: ,謝謝您07/19 09:16
blacktea5: 給m6 m7 bias為vt +2vov07/19 10:18
※ 編輯: darksoul8507 (101.9.177.150 臺灣), 07/19/2022 11:43:31
darksoul8507: 喔喔原來只是給偏壓,那我了解了,非常感謝blacktea 07/19 11:44
darksoul8507: 5前輩 07/19 11:44
samm3320: 為啥你恢復完npair 變ppair? 07/19 21:02
darksoul8507: s大您好,我是想說計算用符號表示的增益應該沒差, 07/20 00:51
darksoul8507: 所以把input pair折疊恢復回去,小弟拙見應該也可以 07/20 00:51
darksoul8507: 把負載折回去 07/20 00:51