→ samm3320: 你操作沒超過工廠的約定範圍照drc 不會出事吧 01/21 10:33
→ a86692472: 請參考fab文件,看NW-SUB and DNW-SUB 的電壓操作範圍 01/21 14:21
→ a86692472: 未看先猜是3.3V,然後RA給1.1*VDD 01/21 14:21
→ a86692472: 所以就你目前提供的資訊,結論就是你先接0V 01/21 14:21
→ a86692472: 然後,討論PMOS的NW和寄生路徑, 01/21 14:30
→ a86692472: 建議畫個cross section 來討論,有點抓不到你的問題 01/21 14:30
→ a86692472: 2. 大電壓夾插的確更容易trigger latchup 01/21 14:35
→ a86692472: 你的確可以用拉開距離降低風險, 01/21 14:35
→ a86692472: 或是適當地增加保護電路 01/21 14:35
→ samm3320: 超過了你需要下key才知道 01/21 15:07
→ samm3320: 或是廠願意跟你透露更多實驗數據 01/21 15:08
→ beginner0602: 感謝解答!第一個問題主要是P-sub的電位選用0v或-3. 01/21 16:02
→ beginner0602: 3v對於PMOS間的防護能力會有差異嗎? 01/21 16:02
推 andyping: 通常dnw距離較大 lup rule怕違反 有可能是poly根數問題 01/21 17:40
→ andyping: 或是沒有在適當距離圍guardring 01/21 17:40
→ linda1518b: Psub如果0V,但NW接-3.3,這顆Parasitic diode就導通啦 03/11 15:24
→ linda1518b: ;但Psub如果接最負,就可以避免parasitic diode很容 03/11 15:24
→ linda1518b: 易被turn on 03/11 15:24